講演抄録/キーワード |
講演名 |
2016-03-02 14:30
An Efficient Implementation of LZW Decompression on the FPGA ○Xin Zhou・Yasuaki Ito・Koji Nakano(Hiroshima Univ.) MW2015-181 ICD2015-104 エレソ技報アーカイブへのリンク:MW2015-181 ICD2015-104 |
抄録 |
(和) |
LZWアルゴリズムは最も有名な辞書ベースの圧縮及び展開アルゴリズムの一つである.本論文はハードウエア向けのLZW展開アルゴリズムを提案してFPGAを用いて実装した.Virtex-7ファミリのFPGA XC7VX485T-2上の実装結果により,提案したモジュールは一コアのCPU上の逐次LZW展開の実装と比較して2.16倍の高速化となった.提案したモジュールはコンパクトに設計されいるため,150個の提案したモジュールを一つのFPGA上に並べられて,一コアのCPU上の逐次LZW展開の実装と比較して264倍の高速化となった. |
(英) |
LZW algorithm is one of the most famous dictionary-based compression and decompression algorithms. The main contribution of this paper is to present a hardware LZW decompression algorithm and to implement it in an FPGA. The experimental results show that one proposed module on Virtex-7 family FPGA XC7VX485T-2 runs up to 2.16 times faster than sequential LZW decompression on a single CPU. Since the proposed module is compactly designed and uses a few resources of the FPGA, we have succeeded to implement 150 the same modules which works in parallel on the FPGA. In other words, our implementation runs up to 264 times faster than a sequential implementation on a single CPU. |
キーワード |
(和) |
LZW展開 / FPGA / block RAMs / / / / / |
(英) |
LZW decompression / FPGA / block RAMs / / / / / |
文献情報 |
信学技報, vol. 115, no. 477, ICD2015-104, pp. 43-48, 2016年3月. |
資料番号 |
ICD2015-104 |
発行日 |
2016-02-24 (MW, ICD) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
MW2015-181 ICD2015-104 エレソ技報アーカイブへのリンク:MW2015-181 ICD2015-104 |