講演抄録/キーワード |
講演名 |
2014-12-19 16:00
Negative Impedance ConverterによるNon-Foster負性キャパシタンスの実現と回路の安定性評価 ○金子卓也・堀井康史(関西大) MW2014-179 エレソ技報アーカイブへのリンク:MW2014-179 |
抄録 |
(和) |
Negative Impedance Converter(NIC)を用いれば負性回路素子(負性キャパシタ,負性インダクタ)を実現できる.しかし,こうした素子には副産物として抵抗成分が含まれるため,これを用いたNon-Foster 整合回路では,抵抗成分が入力信号の大部分を吸収し,見かけ上,あたかもインピーダンス整合が取ているかのように振舞うことがある.本稿では,Linvill 型NIC 回路に小形モノポールアンテナを接続したNon-Foster 整合回路を例に,NIC回路が作り出すインピーダンスを詳細に検討するとともに,不要な抵抗成分を抑える手法として, 直流バイアス電圧を制御する方法と負性抵抗を組み込んでこれを相殺する方法を提案する.両者の効果を利用したところ,実抵抗成分をほぼ零にし,純粋にリアクタンス成分のみを持つNon-Foster 素子を作ることに成功した. |
(英) |
Negative impedance converters can provide a negative capacitance and a negative inductance. However, those non-Foster elements also include a resistance as a by-product. This resistance may absorb most of the input energy, leading to establishing a perfect matching in an appearance. This report evaluates both resistance and reactance of the non-Foster elements and proposes two strategies to reduce the resistance by 1) controlling the DC bias voltage and 2) utilizing a negative resistance of the NIC so as to cancel the undesired positive resistance of the non-Foster element. |
キーワード |
(和) |
Negative Impedance Converters / Non-Foster 整合回路 / Non-Foster 素子 / 負性キャパシタ / / / / |
(英) |
Negative impedance converters / Non-Foster impedance matching / Non-Foster elements / Negative capacitors / / / / |
文献情報 |
信学技報, vol. 114, no. 376, MW2014-179, pp. 171-176, 2014年12月. |
資料番号 |
MW2014-179 |
発行日 |
2014-12-11 (MW) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
MW2014-179 エレソ技報アーカイブへのリンク:MW2014-179 |
研究会情報 |
研究会 |
MW |
開催期間 |
2014-12-18 - 2014-12-19 |
開催地(和) |
青山学院大 青山キャンパス |
開催地(英) |
Aoyama Gakuin Univ. Aoyama Campus |
テーマ(和) |
学生研究会/マイクロ波一般 |
テーマ(英) |
Student / Microwave Technologies |
講演論文情報の詳細 |
申込み研究会 |
MW |
会議コード |
2014-12-MW |
本文の言語 |
日本語 |
タイトル(和) |
Negative Impedance ConverterによるNon-Foster負性キャパシタンスの実現と回路の安定性評価 |
サブタイトル(和) |
|
タイトル(英) |
Realization of Non-Foster Negative Capacitance Based on Negative Impedance Converter and Evaluation of Circuit Stability |
サブタイトル(英) |
|
キーワード(1)(和/英) |
Negative Impedance Converters / Negative impedance converters |
キーワード(2)(和/英) |
Non-Foster 整合回路 / Non-Foster impedance matching |
キーワード(3)(和/英) |
Non-Foster 素子 / Non-Foster elements |
キーワード(4)(和/英) |
負性キャパシタ / Negative capacitors |
キーワード(5)(和/英) |
/ |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
金子 卓也 / Takuya Kaneko / カネコ タクヤ |
第1著者 所属(和/英) |
関西大学 (略称: 関西大)
Kansai University (略称: Kansai Univ.) |
第2著者 氏名(和/英/ヨミ) |
堀井 康史 / Yasushi Horii / ホリイ ヤスシ |
第2著者 所属(和/英) |
関西大学 (略称: 関西大)
Kansai University (略称: Kansai Univ.) |
第3著者 氏名(和/英/ヨミ) |
/ / |
第3著者 所属(和/英) |
(略称: )
(略称: ) |
第4著者 氏名(和/英/ヨミ) |
/ / |
第4著者 所属(和/英) |
(略称: )
(略称: ) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2014-12-19 16:00:00 |
発表時間 |
25分 |
申込先研究会 |
MW |
資料番号 |
MW2014-179 |
巻番号(vol) |
vol.114 |
号番号(no) |
no.376 |
ページ範囲 |
pp.171-176 |
ページ数 |
6 |
発行日 |
2014-12-11 (MW) |