講演抄録/キーワード |
講演名 |
2014-03-05 10:00
積極的資源共有による高面積効率耐ソフトエラーデータパス回路の設計 ○呉 政訓・金子峰雄(北陸先端大) VLD2013-156 |
抄録 |
(和) |
近年,半導体デバイスの微細化が進み,それに伴ったソフトエラーによるLSIの信頼性の低下が問題となっている.本研究ではアルゴリズムの3重化を基盤とし,高位合成の枠組みで2系統の比較による誤り検出とリトライによる誤り訂正との間で積極的に資源共有を行なうことで,面積効率の良い耐ソフトエラーデータパス回路を構成する. |
(英) |
As the device size decreases, the reliability problem caused by soft-errors becomes one of the big issues in current and future LSIs. In this paper, an area efficient soft-error tolerant datapath design is proposed, which is based on aggressive resource sharing between error detection with comparing mechanism and error correction with retry mechanism. |
キーワード |
(和) |
ソフトエラー / 高位合成 / 冗長化アルゴリズム / リストスケジューリング / / / / |
(英) |
soft-error / high-level synthesis / redundancy / list scheduling / / / / |
文献情報 |
信学技報, vol. 113, no. 454, VLD2013-156, pp. 119-124, 2014年3月. |
資料番号 |
VLD2013-156 |
発行日 |
2014-02-24 (VLD) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
VLD2013-156 |