講演抄録/キーワード |
講演名 |
2014-01-24 09:00
数十nsecオーダーの応答時間を目標としたPOL用ディジタル制御回路における周波数特性解析 ○三井健司・野中廣茂(長崎大)・兼本大輔(山梨大)・石塚洋一(長崎大) EE2013-39 |
抄録 |
(和) |
本稿では,高速応答を目標としたスイッチング電源向けハードウェアロジックタイプディジタル制御回路を提案する.提案回路の評価を行うにあたって負荷急変および開ループ周波数特性解析等を含む実験を行いその結果を示している.この実験結果より, 本提案回路が応答までのドライバの伝搬遅延時間を含まないむだ時間を最大でも11nsecまで抑えていることを明らかにする. |
(英) |
In this paper, the proposed hardware logic type digital controller for on-board SMPS which has a very small time-delay in control loop has been described. Some experimental has been done including evaluation of load current change and frequency characteristic of open loop transfer function. These results have been revealed that the proposed circuit could be suppressed the time delay to sub-11s excepting transition time of FET driver. |
キーワード |
(和) |
ディジタル制御回路 / 負荷端コンバータ / DC-DC コンバータ / 高速応答 / / / / |
(英) |
Digital controller / POL / DC-DC Converter / High speed response / / / / |
文献情報 |
信学技報, vol. 113, no. 392, EE2013-39, pp. 49-54, 2014年1月. |
資料番号 |
EE2013-39 |
発行日 |
2014-01-16 (EE) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
EE2013-39 |