お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2013-09-27 11:15
[招待講演]負荷容量均一化対称構造断熱的論理回路CSSAL ~ 論理回路設計と暗号回路設計の事例 ~
高橋康宏モンテイロ カンシオ関根敏和岐阜大CAS2013-49 NLP2013-61
抄録 (和) 断熱的論理回路CSSALの基本構造および設計例,応用例について報告する.本提案回路は,暗号回路で用いられることを想定し,論理回路内の負荷容量が演算時に均一になるような回路構造を有する.その結果,提案回路は,演算時の遷移電流にばらつきが生じず,断熱的論理によりそのピーク値も抑えることが可能である.提案回路の有用性を示すために,暗号回路でよく実装される,ガロア体上の配列型乗算器とS-boxを0.18 um CMOSにて実装し,評価を行った. 
(英) This paper reports basic circuit structures, design examples and applications of adiabatic logic, called charge sharing symmetric adiabatic logic (CSSAL). Assuming that the proposed circuit is used for cryptographic circuit implementation, the structure is that the internal node capacitances of the proposed CSSAL during the active charge-sharing phase (i.e. logic operating phase) are balanced. As a result, our proposed logic balances the peak current traces for all input logic transitions, and also reduces the peak current using adiabatic principle. To evaluate the usefulness of the proposed CSSAL, a bit-parallel cellular multiplier over GF(2^m) and S-box are manufactured using 0.18 um CMOS process and then are measured.
キーワード (和) 断熱的論理 / 差動論理 / 暗号回路 / S-box / 低消費電力 / / /  
(英) adiabatic logic / dual-rail logic / cryptographic circuit / S-box / low power / / /  
文献情報 信学技報, vol. 113, no. 224, CAS2013-49, pp. 71-75, 2013年9月.
資料番号 CAS2013-49 
発行日 2013-09-19 (CAS, NLP) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード CAS2013-49 NLP2013-61

研究会情報
研究会 CAS NLP  
開催期間 2013-09-26 - 2013-09-27 
開催地(和) 岐阜大学サテライトキャンパス 
開催地(英) Satellite Campus, Gifu University 
テーマ(和) 一般 
テーマ(英) General 
講演論文情報の詳細
申込み研究会 CAS 
会議コード 2013-09-CAS-NLP 
本文の言語 日本語 
タイトル(和) 負荷容量均一化対称構造断熱的論理回路CSSAL 
サブタイトル(和) 論理回路設計と暗号回路設計の事例 
タイトル(英) CSSAL: Charge Sharing Symmetric Adiabatic Logic 
サブタイトル(英) Case Study of Logic Circuit Design and Cryptographic Circuit Design 
キーワード(1)(和/英) 断熱的論理 / adiabatic logic  
キーワード(2)(和/英) 差動論理 / dual-rail logic  
キーワード(3)(和/英) 暗号回路 / cryptographic circuit  
キーワード(4)(和/英) S-box / S-box  
キーワード(5)(和/英) 低消費電力 / low power  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 高橋 康宏 / Yasuhiro Takahashi / タカハシ ヤスヒロ
第1著者 所属(和/英) 岐阜大学 (略称: 岐阜大)
Gifu University (略称: Gifu Univ.)
第2著者 氏名(和/英/ヨミ) モンテイロ カンシオ / Cancio Monteiro / モンテイロ カンシオ
第2著者 所属(和/英) 岐阜大学 (略称: 岐阜大)
Gifu University (略称: Gifu Univ.)
第3著者 氏名(和/英/ヨミ) 関根 敏和 / Toshikazu Sekine / セキネ トシカズ
第3著者 所属(和/英) 岐阜大学 (略称: 岐阜大)
Gifu University (略称: Gifu Univ.)
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2013-09-27 11:15:00 
発表時間 50分 
申込先研究会 CAS 
資料番号 CAS2013-49, NLP2013-61 
巻番号(vol) vol.113 
号番号(no) no.224(CAS), no.225(NLP) 
ページ範囲 pp.71-75 
ページ数
発行日 2013-09-19 (CAS, NLP) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会