講演抄録/キーワード |
講演名 |
2012-07-28 14:20
配列の次元を考慮した大域ロード命令集約 ○澄川靖信・滝本宗宏(東京理科大) SS2012-29 KBSE2012-31 |
抄録 |
(和) |
現在のプロセッサは,プロセッサの演算速度に比べて低速なメモリと,メモリより高速なキャッシュメモリを備えていることが多い.このような構成のプロセッサ上で,プログラムを効率的に動作させるためには,キャッシュメモリの有効な利用が重要である.著者らは,前研究において,同じ配列や構造体のデータを参照するロード命令を集約し,メモリアクセス順序を連続させることによってデータの空間的局所性を高め,キャッシュのヒット率を向上させる大域ロード命令集約を提案した.しかしながら,大域ロード命令集約は,集約させる対象を同じ配列としており,サイズの大きい配列において,キャッシュミスを生じる可能性があった.本研究は,配列の次元を考慮した集約を行うことによって,従来法よりもキャッシュヒット率を向上させる手法を提案する.本手法では,同じ配列に対するロード命令でも,空間的局所性が高い次元を優先して集約する. |
(英) |
Most of modern processors have some much faster cache memories than a main memory, and therefore, it is important to hit the cache memories for efficient execution. We previously proposed Global Load Instruction Aggregation (GLIA), which improves cache hit rate by reordering load instructions in the way that ones accessing to the same arrays or records were aggregated. The technique was effective for small arrays, but had a disadvantage for big arrays even if they were aggregated. We propose a new
load instruction aggregation technique considering dimensions of arrays. In the new technique, load instructions which have more common higher dimensions are aggregated prior to other ones accessing to the same arrays. We show that the aggregation manner achieves more improvement of cache hit rate independently of the size of arrays included in programs. |
キーワード |
(和) |
コンパイラ / コード最適化 / コード移動 / キャッシュメモリ / / / / |
(英) |
compiler / code optimization / code motion / cache memory / / / / |
文献情報 |
信学技報, vol. 112, no. 164, SS2012-29, pp. 115-119, 2012年7月. |
資料番号 |
SS2012-29 |
発行日 |
2012-07-20 (SS, KBSE) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
SS2012-29 KBSE2012-31 |
研究会情報 |
研究会 |
KBSE SS |
開催期間 |
2012-07-27 - 2012-07-28 |
開催地(和) |
公立はこだて未来大学 |
開催地(英) |
Future University Hakodate |
テーマ(和) |
一般 |
テーマ(英) |
General session |
講演論文情報の詳細 |
申込み研究会 |
SS |
会議コード |
2012-07-KBSE-SS |
本文の言語 |
日本語 |
タイトル(和) |
配列の次元を考慮した大域ロード命令集約 |
サブタイトル(和) |
|
タイトル(英) |
Global Load Instruction Aggregation Considering Dimensions of Arrays |
サブタイトル(英) |
|
キーワード(1)(和/英) |
コンパイラ / compiler |
キーワード(2)(和/英) |
コード最適化 / code optimization |
キーワード(3)(和/英) |
コード移動 / code motion |
キーワード(4)(和/英) |
キャッシュメモリ / cache memory |
キーワード(5)(和/英) |
/ |
キーワード(6)(和/英) |
/ |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
澄川 靖信 / Yasunobu Sumikawa / スミカワ ヤスノブ |
第1著者 所属(和/英) |
東京理科大学 (略称: 東京理科大)
Tokyo University of Science (略称: TUS) |
第2著者 氏名(和/英/ヨミ) |
滝本 宗宏 / Munehiro Takimoto / タキモト ムネヒロ |
第2著者 所属(和/英) |
東京理科大学 (略称: 東京理科大)
Tokyo University of Science (略称: TUS) |
第3著者 氏名(和/英/ヨミ) |
/ / |
第3著者 所属(和/英) |
(略称: )
(略称: ) |
第4著者 氏名(和/英/ヨミ) |
/ / |
第4著者 所属(和/英) |
(略称: )
(略称: ) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2012-07-28 14:20:00 |
発表時間 |
30分 |
申込先研究会 |
SS |
資料番号 |
SS2012-29, KBSE2012-31 |
巻番号(vol) |
vol.112 |
号番号(no) |
no.164(SS), no.165(KBSE) |
ページ範囲 |
pp.115-119 |
ページ数 |
5 |
発行日 |
2012-07-20 (SS, KBSE) |
|