お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2011-10-21 13:30
分圧モニターを用いた直列均等分圧回路の分圧不均等の補正
岸 俊樹楳田洋太郎東京理科大CAS2011-55 NLP2011-82
抄録 (和) 近年,高速・高集積化目的のトランジスタの微細化が進み,トランジスタの耐圧が低下し,光ファイバ通信で用いる光変調器や,可視光通信で用いるLEDなど高速・高出力が求められるドライバの設計が困難になりつつある.この問題を解決するために直列均等分圧回路の検討が行われている.直列均等分圧回路はトランジスタを縦積みすることにより,トランジスタ段数倍の振幅を得ることができる.しかし,CMOSプロセスを用いた直列均等分圧回路を設計すると基板バイアス効果により上段のトランジスタしきい値が変化し,各トランジスタの振幅の均等性が崩れてしまう.本研究では,予めキャリブレーションした分圧モニターを用いた直列均等分圧回路の均等分圧化の手法を提案する.2段構成の直列均等分圧回路の下段トランジスタのドレインに高抵抗を介してモニター端子を付け,モニター端子とドレイン端子の電圧比をあらかじめ校正しておくことにより,モニター端子における電圧波形から,ドレイン端子の電圧波形を観測することができる.このモニターを用いて,下段トランジスタのドレイン電圧が直列均等分圧回路の出力端子の電圧の半分となるように上段トランジスタのゲート・ソース間電圧を調整することにより,ドライバの出力電圧が下段トランジスタと上段トランジスタにより均等に分圧されることを実験的に示す. 
(英) In recent years, design of driver circuits for optical modulator in fiber-optic communication system or light emitting diode (LED) in visible light communication system becomes increasingly difficult. This is due to the breakdown voltage decrease in recent miniaturized transistors for the purpose of high-speed operation and high-integration. The series-connected voltage balancing (SCVB) circuit is studied so as to solve this problem. The voltage swing of n-stage SCVB circuit outputs n-times voltage swing of that for a single transistor. However, the balance of voltage swings of the transistors used in SCVB circuit loses due to the back-gate modulation caused by the body effect if the SCVB circuit is applied to CMOS process. In this study, we propose a technique of voltage balancing in SCVB circuit with a voltage balance monitor. A monitor terminal is attached to the drain of the lower transistor in the two-stage SCVB circuit fabricated with 0.18-μm CMOS process thorough a high resistance. With calibrating the voltage at the monitor terminal and monitoring the drain voltage waveform of the lower transistor, the output voltage of the SCVB circuit is demonstrated to be divided by the two series-connected transistors equally.
キーワード (和) 直列均等分圧回路 / CMOS / 基板バイアス効果 / 可視光通信 / 駆動回路 / / /  
(英) series-connected voltage balancing circuit (SCVB) / CMOS / body effect / visible light communication / driver / / /  
文献情報 信学技報, vol. 111, no. 242, CAS2011-55, pp. 129-134, 2011年10月.
資料番号 CAS2011-55 
発行日 2011-10-13 (CAS, NLP) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード CAS2011-55 NLP2011-82

研究会情報
研究会 CAS NLP  
開催期間 2011-10-20 - 2011-10-21 
開催地(和) 静岡大学 
開催地(英) Shizuoka Univ. 
テーマ(和) 回路とシステム一般 
テーマ(英) Circuit and System, etc. 
講演論文情報の詳細
申込み研究会 CAS 
会議コード 2011-10-CAS-NLP 
本文の言語 日本語 
タイトル(和) 分圧モニターを用いた直列均等分圧回路の分圧不均等の補正 
サブタイトル(和)  
タイトル(英) Compensation of Voltage Unbalance in Series-Connected Voltage Balancing Circuit with Voltage Balance Monitor 
サブタイトル(英)  
キーワード(1)(和/英) 直列均等分圧回路 / series-connected voltage balancing circuit (SCVB)  
キーワード(2)(和/英) CMOS / CMOS  
キーワード(3)(和/英) 基板バイアス効果 / body effect  
キーワード(4)(和/英) 可視光通信 / visible light communication  
キーワード(5)(和/英) 駆動回路 / driver  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 岸 俊樹 / Toshiki Kishi / キシ トシキ
第1著者 所属(和/英) 東京理科大学 (略称: 東京理科大)
Tokyo University of Science (略称: TUS)
第2著者 氏名(和/英/ヨミ) 楳田 洋太郎 / Yohtaro Umeda / ウメダ ヨウタロウ
第2著者 所属(和/英) 東京理科大学 (略称: 東京理科大)
Tokyo University of Science (略称: TUS)
第3著者 氏名(和/英/ヨミ) / /
第3著者 所属(和/英) (略称: )
(略称: )
第4著者 氏名(和/英/ヨミ) / /
第4著者 所属(和/英) (略称: )
(略称: )
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2011-10-21 13:30:00 
発表時間 25分 
申込先研究会 CAS 
資料番号 CAS2011-55, NLP2011-82 
巻番号(vol) vol.111 
号番号(no) no.242(CAS), no.243(NLP) 
ページ範囲 pp.129-134 
ページ数
発行日 2011-10-13 (CAS, NLP) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会