お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2011-03-02 13:35
マルチサイクル演算に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法
内田充哉谷口一徹冨山宏之福井正博立命館大VLD2010-117
抄録 (和) 本研究では, マルチサイクル演算に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法を提案する. 近年消費電力の削減が問題となっており, 特にリーク電力の削減が非常に重要な課題となっている. リーク電力削減を実現するためには, 不要な回路モジュールの電源をOFFにするパワーゲーティングが有効な手段として知られている. そこで, 本研究では細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法を提案する. 提案する命令スケジューリング手法はマルチサイクル演算に対応し, 0-1線形整数計画として定式化されている. 評価実験より, 性能優先命令スケジューリングが必ずしも消費電力最小命令スケジューリングが得られるとは限らないことが確認された. 
(英) Reducing energy consumption is a crucial for the embedded system design, and especially, the leakage energy reduction is now big problem for the low power design. In order to reduce the leakage energy at standby time, power gating scheme is well known as a promising technique to realize partial power shutdown. However, the power gating usually causes cycle and energy overheads. In this paper, we propose energy aware instruction scheduling considering multi cycle instructions for fine gained power gated VLIW processors. Proposed scheduling algorithm is formulated by 0-1 ILP (integer linear programming).
キーワード (和) 命令スケジューリング / 低消費電力化 / VLIW型プロセッサ / パワーゲーティング / 0-1線形整数計画問題 / / /  
(英) Instruction Scheduling / Low Power Design / VLIW Processors / Power Gating / 0-1Integer Linear Programming / / /  
文献情報 信学技報, vol. 110, no. 432, VLD2010-117, pp. 7-12, 2011年3月.
資料番号 VLD2010-117 
発行日 2011-02-23 (VLD) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード VLD2010-117

研究会情報
研究会 VLD  
開催期間 2011-03-02 - 2011-03-04 
開催地(和) 沖縄県男女共同参画センター 
開催地(英) Okinawaken-Danjo-Kyodo-Sankaku Center 
テーマ(和) システムオンシリコンを支える設計技術 
テーマ(英) Design Technology for System-on-Silicon 
講演論文情報の詳細
申込み研究会 VLD 
会議コード 2011-03-VLD 
本文の言語 日本語 
タイトル(和) マルチサイクル演算に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法 
サブタイトル(和)  
タイトル(英) Energy-Aware Instruction Scheduling for Fine-Grained Power-Gated VLIW Processors with Multi-Cycle Instructions 
サブタイトル(英)  
キーワード(1)(和/英) 命令スケジューリング / Instruction Scheduling  
キーワード(2)(和/英) 低消費電力化 / Low Power Design  
キーワード(3)(和/英) VLIW型プロセッサ / VLIW Processors  
キーワード(4)(和/英) パワーゲーティング / Power Gating  
キーワード(5)(和/英) 0-1線形整数計画問題 / 0-1Integer Linear Programming  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 内田 充哉 / Mitsuya Uchida / ウチダ ミツヤ
第1著者 所属(和/英) 立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第2著者 氏名(和/英/ヨミ) 谷口 一徹 / Ittetsu Taniguchi / タニグチ イッテツ
第2著者 所属(和/英) 立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第3著者 氏名(和/英/ヨミ) 冨山 宏之 / Hiroyuki Tomiyama / トミヤマ ヒロユキ
第3著者 所属(和/英) 立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第4著者 氏名(和/英/ヨミ) 福井 正博 / Masahiro Fukui / フクイ マサヒロ
第4著者 所属(和/英) 立命館大学 (略称: 立命館大)
Ritsumeikan University (略称: Ritsumeikan Univ.)
第5著者 氏名(和/英/ヨミ) / /
第5著者 所属(和/英) (略称: )
(略称: )
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2011-03-02 13:35:00 
発表時間 25分 
申込先研究会 VLD 
資料番号 VLD2010-117 
巻番号(vol) vol.110 
号番号(no) no.432 
ページ範囲 pp.7-12 
ページ数
発行日 2011-02-23 (VLD) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会