講演抄録/キーワード |
講演名 |
2010-08-26 14:15
ペタスケールコンピュータ用128GFLOPS/58W SPARC64VIIIfxプロセッサの電力解析および電力削減手法 ○川辺幸仁(富士通研)・岡野 廣・菅 竜二・吉田利雄・山崎 巌・櫻井仁士・本藤幹雄・松井宣幸・山下英男・中田達己・丸山拓巳・浅川岳夫(富士通) SDM2010-134 ICD2010-49 エレソ技報アーカイブへのリンク:SDM2010-134 ICD2010-49 |
抄録 |
(和) |
富士通の次期スーパーコンピュータに搭載されるプロセッサSPARC64TMVIIIfx(ピーク性能128GFLOPS)を開発した。SPARC64TMVIIIfxでは消費電力削減のためにマイクロアーキテクチャおよび回路レベルで工夫を施しており、今回チップ実測の結果、最大電力評価用プログラム実行時に58W以下の電力となることを確認した。本稿ではSPARC64TMVIIIfxで適用した低消費電力化技術および開発に用いた電力解析手法について説明する |
(英) |
We developed an 8-core SPARC64™ VIIIfx processor for Fujitsu’s next generation Super Computer. Micro-architecture and circuit level power reduction techniques are developed and measurement results show the processor achieves power consumption of 58W under executing a program for peak power consumption. In this papwer, we explain some of the power reduction techniques and power analysis flow. |
キーワード |
(和) |
プロセッサ / HPC / 電力解析 / 低消費電力 / ASV / / / |
(英) |
processor / HPC / power analysis / low power / ASV / / / |
文献情報 |
信学技報, vol. 110, no. 183, ICD2010-49, pp. 55-58, 2010年8月. |
資料番号 |
ICD2010-49 |
発行日 |
2010-08-19 (SDM, ICD) |
ISSN |
Print edition: ISSN 0913-5685 Online edition: ISSN 2432-6380 |
著作権に ついて |
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034) |
PDFダウンロード |
SDM2010-134 ICD2010-49 エレソ技報アーカイブへのリンク:SDM2010-134 ICD2010-49 |