お知らせ 2023年度・2024年度 学生員 会費割引キャンペーン実施中です
お知らせ 技術研究報告と和文論文誌Cの同時投稿施策(掲載料1割引き)について
お知らせ 電子情報通信学会における研究会開催について
お知らせ NEW 参加費の返金について
電子情報通信学会 研究会発表申込システム
講演論文 詳細
技報閲覧サービス
[ログイン]
技報アーカイブ
 トップに戻る 前のページに戻る   [Japanese] / [English] 

講演抄録/キーワード
講演名 2010-01-22 11:10
しきい値処理により結合されたカオス力学系のパルス変調方式CMOS回路実現
井福一毅厚地泰輔森江 隆九工大)・堀尾喜彦東京電機大)・合原一幸東大NLP2009-151
抄録 (和) S. Sinhaによって提案されたThreshold Coupled Mapは,カオスを生成する素子 をしきい値処理により複数個結合したモデルである.しきい値処理という単純な処理にもかかわらず,多様な時空間パターンを生成することができ,動的論理回路への応用も検討されている.このモデルを実現する電流サンプリング型CMOS回路を,パルス変調方式で設計した.30×30個の素子を一次元片方向・双方向および二次元的に接続可能な集積回路チップを設計・試作した.試作したLSIにおいて,単体素子回路の測定では数値計算と同等の結果を得,10個の素子回路を1 次元接続した構成では様々な時空間パターンの生成を確認することができた. 
(英) Threshold Coupled Map, which has been proposed by S. Sinha, is a model in which plural processing elements that can generate chaos are connected each other via thresholding operation. In spite of using such a simple operation, this model can generate various spatiotemporal patterns, and its application to dynamical logic operation is also considered. We have designed a CMOS circuit realizing this model with current-sampling mode by using the pulse modulation approach. We have designed and fabricated an LSI chip that includes 30x30 elements with one-dimensional single/doubledirections and two-dimensional connections. Using the fabricated chip, we have obtained measurement results equivalent for the numerical calculation ones, and the measurement results of a one-dimensional array of 10 elements have demonstrated generation of various spatiotemporal patterns.
キーワード (和) しきい値結合マップ / カオス生成回路 / パルス変調信号 / PWM/PPM / CMOS回路 / / /  
(英) threshold coupled map / chaos generation circuit / pulse modulation signals / PWM/PPM / CMOS circuit / / /  
文献情報 信学技報, vol. 109, no. 366, NLP2009-151, pp. 65-70, 2010年1月.
資料番号 NLP2009-151 
発行日 2010-01-14 (NLP) 
ISSN Print edition: ISSN 0913-5685    Online edition: ISSN 2432-6380
著作権に
ついて
技術研究報告に掲載された論文の著作権は電子情報通信学会に帰属します.(許諾番号:10GA0019/12GB0052/13GB0056/17GB0034/18GB0034)
PDFダウンロード NLP2009-151

研究会情報
研究会 NLP  
開催期間 2010-01-21 - 2010-01-22 
開催地(和) 飛騨・高山 「煥章舘」(高山市 図書館) 
開催地(英)  
テーマ(和) 一般 
テーマ(英)  
講演論文情報の詳細
申込み研究会 NLP 
会議コード 2010-01-NLP 
本文の言語 日本語 
タイトル(和) しきい値処理により結合されたカオス力学系のパルス変調方式CMOS回路実現 
サブタイトル(和)  
タイトル(英) A Pulse-Modulation CMOS Circuit Implementation of Chaotic Dynamical Systems Coupled by Thresholding Operation 
サブタイトル(英)  
キーワード(1)(和/英) しきい値結合マップ / threshold coupled map  
キーワード(2)(和/英) カオス生成回路 / chaos generation circuit  
キーワード(3)(和/英) パルス変調信号 / pulse modulation signals  
キーワード(4)(和/英) PWM/PPM / PWM/PPM  
キーワード(5)(和/英) CMOS回路 / CMOS circuit  
キーワード(6)(和/英) /  
キーワード(7)(和/英) /  
キーワード(8)(和/英) /  
第1著者 氏名(和/英/ヨミ) 井福 一毅 / Kazuki Ifuku / イフク カズキ
第1著者 所属(和/英) 九州工業大学 (略称: 九工大)
Kyushu Institute of Technology (略称: Kyushu Inst. of Tech.)
第2著者 氏名(和/英/ヨミ) 厚地 泰輔 / Daisuke Atuti / アツチ ダイスケ
第2著者 所属(和/英) 九州工業大学 (略称: 九工大)
Kyushu Institute of Technology (略称: Kyushu Inst. of Tech.)
第3著者 氏名(和/英/ヨミ) 森江 隆 / Takashi Morie / モリエ タカシ
第3著者 所属(和/英) 九州工業大学 (略称: 九工大)
Kyushu Institute of Technology (略称: Kyushu Inst. of Tech.)
第4著者 氏名(和/英/ヨミ) 堀尾 喜彦 / Yoshihiko Horio / ホリオ ヨシヒコ
第4著者 所属(和/英) 東京電機大学 (略称: 東京電機大)
Tokyo Denki University (略称: Tokyo Denki Univ.)
第5著者 氏名(和/英/ヨミ) 合原 一幸 / Kazuyuki Aihara / アイハラ カズユキ
第5著者 所属(和/英) 東京大学 (略称: 東大)
University of Tokyo (略称: Univ. of Tokyo)
第6著者 氏名(和/英/ヨミ) / /
第6著者 所属(和/英) (略称: )
(略称: )
第7著者 氏名(和/英/ヨミ) / /
第7著者 所属(和/英) (略称: )
(略称: )
第8著者 氏名(和/英/ヨミ) / /
第8著者 所属(和/英) (略称: )
(略称: )
第9著者 氏名(和/英/ヨミ) / /
第9著者 所属(和/英) (略称: )
(略称: )
第10著者 氏名(和/英/ヨミ) / /
第10著者 所属(和/英) (略称: )
(略称: )
第11著者 氏名(和/英/ヨミ) / /
第11著者 所属(和/英) (略称: )
(略称: )
第12著者 氏名(和/英/ヨミ) / /
第12著者 所属(和/英) (略称: )
(略称: )
第13著者 氏名(和/英/ヨミ) / /
第13著者 所属(和/英) (略称: )
(略称: )
第14著者 氏名(和/英/ヨミ) / /
第14著者 所属(和/英) (略称: )
(略称: )
第15著者 氏名(和/英/ヨミ) / /
第15著者 所属(和/英) (略称: )
(略称: )
第16著者 氏名(和/英/ヨミ) / /
第16著者 所属(和/英) (略称: )
(略称: )
第17著者 氏名(和/英/ヨミ) / /
第17著者 所属(和/英) (略称: )
(略称: )
第18著者 氏名(和/英/ヨミ) / /
第18著者 所属(和/英) (略称: )
(略称: )
第19著者 氏名(和/英/ヨミ) / /
第19著者 所属(和/英) (略称: )
(略称: )
第20著者 氏名(和/英/ヨミ) / /
第20著者 所属(和/英) (略称: )
(略称: )
講演者 第1著者 
発表日時 2010-01-22 11:10:00 
発表時間 30分 
申込先研究会 NLP 
資料番号 NLP2009-151 
巻番号(vol) vol.109 
号番号(no) no.366 
ページ範囲 pp.65-70 
ページ数
発行日 2010-01-14 (NLP) 


[研究会発表申込システムのトップページに戻る]

[電子情報通信学会ホームページ]


IEICE / 電子情報通信学会