講演抄録/キーワード |
講演名 |
2005-09-16 14:45
カオス状態にある位相同期ループにおけるホワイトノイズの発生 ○高田明雄(函館高専) |
抄録 |
(和) |
位相同期ループ(PLL)のカオス的振る舞いについては知られているが、近年振り子やジョセフソン接合の振る舞いと等価なPLLをカオス状態にすることによってホワイトノイズが得られることが数値シミュレーションに基づいた発見的研究から予言されている。このノイズについては、増幅やデジタル的な演算なしで得られる特徴があることに加え、広帯域性や高品質性が期待される。しかし、そのPLLを実際にホワイトノイズ発生器として応用するための実験的方法が明らかにされていなかった。本研究では、このPLLをアナログ回路で実現し、ホワイトノイズの発生を実験的に確認した。結果として、様々な条件の下、PLLを駆動する信号周波数以下で平坦性の良好なノイズ電圧のパワースペクトルが得られた。PLLがカオス状態になる周波数領域やパラメータ依存についてWashboardモデルを用いて考察した。 |
(英) |
Chaotic behaviors of PLLs have been known so far. Recently, the heuristic study based on a numerical simulation has revealed the possibility of white noise generation from the chaotic PLL in which the behavior is equivalent to those of both pendulums and Josephson junctions. It is also suggested in the previous study that the high quality and wide band white noise can be obtained without either amplification or digital generation. However, the experimental setup for this PLL used as a white noise generator has not been reported yet. In this study, the white noise generation from a chaotic PLL circuit is demonstrated. Consequently, flat power spectra of the noise are obtained for various conditions below the frequency of the drive signal. The experimental parameter dependences of the frequency region associated with the chaotic behavior of the PLL is also discussed in terms of the washboard model. |
キーワード |
(和) |
PLL / カオス / ホワイトノイズ / 位相ロック / パワースペクトル / アナログ回路 / / |
(英) |
PLL / Chaos / White Noise / Phase-Lock / Power Spectrum / Analog Circuit / / |
文献情報 |
信学技報, vol. 105, no. 275, CAS2005-43, pp. 55-60, 2005年9月. |
資料番号 |
CAS2005-43 |
発行日 |
2005-09-09 (CAS, NLP) |
ISSN |
Print edition: ISSN 0913-5685 |
PDFダウンロード |
|
研究会情報 |
研究会 |
CAS NLP |
開催期間 |
2005-09-15 - 2005-09-16 |
開催地(和) |
長岡技術科学大学 |
開催地(英) |
Nagaoka Univ. of Technology |
テーマ(和) |
一般 |
テーマ(英) |
general |
講演論文情報の詳細 |
申込み研究会 |
CAS |
会議コード |
2005-09-CAS-NLP |
本文の言語 |
日本語 |
タイトル(和) |
カオス状態にある位相同期ループにおけるホワイトノイズの発生 |
サブタイトル(和) |
|
タイトル(英) |
White noise generation in a chaotic phase locked loop |
サブタイトル(英) |
|
キーワード(1)(和/英) |
PLL / PLL |
キーワード(2)(和/英) |
カオス / Chaos |
キーワード(3)(和/英) |
ホワイトノイズ / White Noise |
キーワード(4)(和/英) |
位相ロック / Phase-Lock |
キーワード(5)(和/英) |
パワースペクトル / Power Spectrum |
キーワード(6)(和/英) |
アナログ回路 / Analog Circuit |
キーワード(7)(和/英) |
/ |
キーワード(8)(和/英) |
/ |
第1著者 氏名(和/英/ヨミ) |
高田 明雄 / Akio Takada / タカダ アキオ |
第1著者 所属(和/英) |
函館工業高等専門学校 (略称: 函館高専)
Hakodate National College of Technology (略称: Hakodate Nat.Col.Tech.) |
第2著者 氏名(和/英/ヨミ) |
/ / |
第2著者 所属(和/英) |
(略称: )
(略称: ) |
第3著者 氏名(和/英/ヨミ) |
/ / |
第3著者 所属(和/英) |
(略称: )
(略称: ) |
第4著者 氏名(和/英/ヨミ) |
/ / |
第4著者 所属(和/英) |
(略称: )
(略称: ) |
第5著者 氏名(和/英/ヨミ) |
/ / |
第5著者 所属(和/英) |
(略称: )
(略称: ) |
第6著者 氏名(和/英/ヨミ) |
/ / |
第6著者 所属(和/英) |
(略称: )
(略称: ) |
第7著者 氏名(和/英/ヨミ) |
/ / |
第7著者 所属(和/英) |
(略称: )
(略称: ) |
第8著者 氏名(和/英/ヨミ) |
/ / |
第8著者 所属(和/英) |
(略称: )
(略称: ) |
第9著者 氏名(和/英/ヨミ) |
/ / |
第9著者 所属(和/英) |
(略称: )
(略称: ) |
第10著者 氏名(和/英/ヨミ) |
/ / |
第10著者 所属(和/英) |
(略称: )
(略称: ) |
第11著者 氏名(和/英/ヨミ) |
/ / |
第11著者 所属(和/英) |
(略称: )
(略称: ) |
第12著者 氏名(和/英/ヨミ) |
/ / |
第12著者 所属(和/英) |
(略称: )
(略称: ) |
第13著者 氏名(和/英/ヨミ) |
/ / |
第13著者 所属(和/英) |
(略称: )
(略称: ) |
第14著者 氏名(和/英/ヨミ) |
/ / |
第14著者 所属(和/英) |
(略称: )
(略称: ) |
第15著者 氏名(和/英/ヨミ) |
/ / |
第15著者 所属(和/英) |
(略称: )
(略称: ) |
第16著者 氏名(和/英/ヨミ) |
/ / |
第16著者 所属(和/英) |
(略称: )
(略称: ) |
第17著者 氏名(和/英/ヨミ) |
/ / |
第17著者 所属(和/英) |
(略称: )
(略称: ) |
第18著者 氏名(和/英/ヨミ) |
/ / |
第18著者 所属(和/英) |
(略称: )
(略称: ) |
第19著者 氏名(和/英/ヨミ) |
/ / |
第19著者 所属(和/英) |
(略称: )
(略称: ) |
第20著者 氏名(和/英/ヨミ) |
/ / |
第20著者 所属(和/英) |
(略称: )
(略称: ) |
講演者 |
第1著者 |
発表日時 |
2005-09-16 14:45:00 |
発表時間 |
25分 |
申込先研究会 |
CAS |
資料番号 |
CAS2005-43, NLP2005-56 |
巻番号(vol) |
vol.105 |
号番号(no) |
no.275(CAS), no.277(NLP) |
ページ範囲 |
pp.55-60 |
ページ数 |
6 |
発行日 |
2005-09-09 (CAS, NLP) |
|