電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 112, Number 71

VLSI設計技術

開催日 2012-05-30 - 2012-05-31 / 発行日 2012-05-23

[PREV] [NEXT]

[TOP] | [2009] | [2010] | [2011] | [2012] | [2013] | [2014] | [2015] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

VLD2012-1
開始温度を自動で設定するSA法を用いたマルチプロセッサ・タスク割当て最適化手法
○柳父悠一郎・坂主圭史・武内良典・今井正治(阪大)
pp. 1 - 6

VLD2012-2
HDRアーキテクチャを対象とした高速かつ効率的な複数電源電圧指向の高位合成手法
○阿部晋矢・柳澤政生・戸川 望(早大)
pp. 7 - 12

VLD2012-3
状態遷移の解析に基づく磁気フリップフロップ書き込み制御手法
○岡田直也(早大)・中村祐一(NEC)・木村晋二(早大)
pp. 13 - 18

VLD2012-4
潜在的な依存関係を利用した高位設計デバッグ支援手法
○小野翔平・松本剛史・藤田昌宏(東大)
pp. 19 - 24

VLD2012-5
[招待講演]微細化によるLSIの信頼性諸問題とその解決策
○小林和淑(京都工繊大)
pp. 25 - 30

VLD2012-6
再収斂パスにおける部分パス遅延量推定手法
永塚誠也・○高島康裕(北九州市大)
pp. 31 - 36

VLD2012-7
重ね合わされるプリント基板上への素子配置手法
○松浦哲也・藤吉邦洋(東京農工大)
pp. 37 - 42

VLD2012-8
A Comparator Energy Model Considering Shallow Trench Isolation by Geometric Programming
○Gong Chen・Yu Zhang・Bo Yang・Qing Dong・Shigetoshi Nakatake(Kitakyushu Univ.)
pp. 43 - 48

VLD2012-9
束データ方式による非同期式回路のFPGA設計支援ツールセットの構築
○滝澤恵多郎・飯塚 成・齋藤 寛(会津大)
pp. 49 - 54

VLD2012-10
誤差を有するシステムのシミュレーション結果に対する統計的解析とそのハードウェアによる高速化
○大島浩資・小野翔平・松本剛史・藤田昌宏(東大)
pp. 55 - 60

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会