電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685      Online edition: ISSN 2432-6380

Volume 111, Number 31

リコンフィギャラブルシステム

開催日 2011-05-12 - 2011-05-13 / 発行日 2011-05-05

[PREV] [NEXT]

[TOP] | [2008] | [2009] | [2010] | [2011] | [2012] | [2013] | [2014] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

RECONF2011-1
Impulse Cを用いたFPGAのリソースシェアリングと顔向き認識アルゴリズムの実装
○宮島敬明(慶大)・新井正敏(カルソニックカンセイ)・天野英晴(慶大)
pp. 1 - 6

RECONF2011-2
FAST Corner Detectionの検出パターンの圧縮とFPGAへの実装
○土肥慶亮・頼田祐二・柴田裕一郎・小栗 清(長崎大)
pp. 7 - 12

RECONF2011-3
FPGAを用いたMean-Shiftフィルタの高速計算
○ダン・バー カク・チュウ・丸山 勉(筑波大)
pp. 13 - 18

RECONF2011-4
FPGAによるDP-Treeアルゴリズムを用いたステレオビジョンシステムの構築
○金 旻璽・丸山 勉(筑波大)
pp. 19 - 24

RECONF2011-5
ソフトコアプロセッサシステムの高信頼化に向けたコンテキスト同期手法
○藤野 誠・甲斐統貴(熊本大)・一ノ宮佳裕(熊本大/学振)・尼崎太樹・久我守弘・末吉敏則(熊本大)
pp. 25 - 30

RECONF2011-6
動的再構成可能アーキテクチャによる故障回避機構の定量的信頼性評価
○郡浦宏明(阪大)・密山幸男(高知工科大)・橋本昌宜・尾上孝雄(阪大)
pp. 31 - 36

RECONF2011-7
束データ方式による非同期式回路のFPGA実装とその性能評価
○岡部 忠(都立産技研センター)
pp. 37 - 42

RECONF2011-8
移植が容易なPCI Expressインターフェイスフレームワークの設計と実装
○五十嵐翔一・森田竜平・奥山祐市(会津大)・濱田 剛(長崎大)・北道淳司・黒田研一(会津大)
pp. 43 - 48

RECONF2011-9
FPGAを用いた5GHz帯2x2MIMO-OFDM方式無線映像伝送装置の開発
○瀧澤 純・加地貴也・吉澤真吾(北大)・郡司 崇・俵山守男(三菱電機特機システム)・宮永喜一(北大)
pp. 49 - 54

RECONF2011-10
4IGUエミュレータとMPUを用いたウイルス検出エンジンについて
○中原啓貴・笹尾 勤・松浦宗寛(九工大)
pp. 55 - 60

RECONF2011-11
[招待講演]ERATO湊離散構造処理系プロジェクトの概要とシステム設計分野の研究について
○湊 真一(北大/JST)
pp. 61 - 66

RECONF2011-12
FPGAを用いたSmith-Waterman Algorithmの高速化
○福井 啓・藤田昌宏(東大)
pp. 67 - 72

RECONF2011-13
FaSTARにおける流束の面積分計算高速化のためのOut-Of-Order機構
○赤嶺公之・田舎方健太(慶大)・長名保範(琉球大)・藤田直行(JAXA)・天野英晴(慶大)
pp. 73 - 78

RECONF2011-14
低メモリ帯域で高性能ステンシル計算を実現するスケーラブルストリーミングアレイの試作と評価
○佐野健太郎(東北大)・初田義明(工房)・高野芳彰・山本 悟(東北大)
pp. 79 - 84

RECONF2011-15
低電力アクセラレータSLD-1にけるアプリケーションプログラムの最適化
○小崎信明・安田好宏・斉藤貴樹・池淵大輔・木村優之・天野英晴(慶大)・中村 宏(東大)・宇佐美公良(芝浦工大)・並木美太郎(東京農工大)・近藤正章(電通大)
pp. 85 - 90

RECONF2011-16
低消費電力アクセラレータSLD-2の実装と評価
○伊澤麻衣・小崎信明・安田好宏・木村優之・天野英晴(慶大)
pp. 91 - 96

RECONF2011-17
Virtex-5上の動的部分再構成暗号回路の消費電力評価
○堀 洋平・片下敏宏・佐藤 証(産総研)
pp. 97 - 102

RECONF2011-18
アレイプロセッサ向けプログラマブルデータ並び替えユニットの実現
○小堀友義・石原希実・関 克敏・池川将夫(NEC)
pp. 103 - 108

RECONF2011-19
ホモジニアスな配線構造によるFPGA設計の容易化
○井上万輝・尼崎太樹・飯田全広・末吉敏則(熊本大)
pp. 109 - 114

RECONF2011-20
構成メモリ数を削減したアダプティブLUTアーキテクチャの提案
○田浦 健・尼崎太樹・飯田全広・末吉敏則(熊本大)
pp. 115 - 120

RECONF2011-21
256コンテキストMEMS光再構成型ゲートアレイ
○山地勇一郎・渡邊 実(静岡大)
pp. 121 - 125

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会