電子情報通信学会技術研究報告

Print edition: ISSN 0913-5685

Volume 106, Number 389

VLSI設計技術

開催日 2006-11-30 / 発行日 2006-11-23

[PREV] [NEXT]

[TOP] | [2006] | [2007] | [2008] | [2009] | [2010] | [2011] | [2012] | [Japanese] / [English]

[PROGRAM] [BULK PDF DOWNLOAD]


目次

VLD2006-72
LUT型FPGAを対象とした消費電力および遅延の見積もり手法について
○中村隆二・松永裕介(九大)
pp. 1 - 6

VLD2006-73
走行時パワーゲーティングを適用した低消費電力乗算器のアーキテクチャ設計
○香嶋俊裕・武田清大・白井利明・大久保直昭・宇佐美公良(芝浦工大)
pp. 7 - 12

VLD2006-74
走行時パワーゲーティングを適用した低消費電力乗算器の物理設計と試作
○武田清大・香嶋俊裕・白井利明・大久保直昭・宇佐美公良(芝浦工大)
pp. 13 - 18

VLD2006-75
木構造部分積加算回路をもつ乗算器の高速化に関する研究
○水口貴之・味元伸太郎・橘 昌良(高知工科大)
pp. 19 - 23

VLD2006-76
Routability Driven Via Assignment and Routing for 2-Layer Ball Grid Array Packages
○Yoichi Tomioka・Atsushi Takahashi(Tokyo Inst. of Tech)
pp. 25 - 30

VLD2006-77
アナログIC設計における近接対称配置制約を考慮した配置手法
○甲田真一・藤吉邦洋(東京農工大)
pp. 31 - 36

VLD2006-78
On Chip ProbeによるLSIの信号伝搬波形の測定
○川越伸一・橘 昌良(高知工科大)
pp. 37 - 41

VLD2006-79
システムレベル設計における通信仕様の探索
○小林憲貴・山崎亮介・吉田紀彦(埼玉大)・楢崎修二(長崎大)
pp. 43 - 47

VLD2006-80
アプリケーションプロセッサのフォワーディングユニット最適化手法
○日浦敏宏・小原俊逸・史 又華・戸川 望・柳澤政生・大附辰夫(早大)
pp. 49 - 54

VLD2006-81
エフェクト付き動画のためのマルチプロセッサシステムの提案
○野津隆弘(阪大)・吉村龍洋(アクセル)・坂主圭史・武内良典・今井正治(阪大)
pp. 55 - 60

VLD2006-82
非接触 IC カード用セキュアプロセッサ SEP-6 の開発
○高橋大介・猪股俊光・新井義和・曽我正和(岩手県立大)
pp. 61 - 66

VLD2006-83
Cベース設計による粒子追跡技術のリアルタイム化
○上甲憲市・上津寛和・中川寛誉・神戸尚志(近畿大)
pp. 67 - 72

VLD2006-84
最小p-準クリーク被覆問題に対するハードウェアアルゴリズム
○渡辺秀一・北道淳司・奥山祐市・黒田研一(会津大)
pp. 73 - 78

今後、次の点を修正する予定です。(1)欠けている表紙画像・奥付画像を補完いたします。(2)欠けている発行日の情報を補完いたします。

注: 本技術報告は査読を経ていない技術報告であり,推敲を加えられていずれかの場に発表されることがあります.


IEICE / 電子情報通信学会