詳細表示

No 49234
標題(和) 可変リンク速度スイッチを用いた160Gbit/s ATMスイッチの構成法
標題(英) A 160 Gbit/s ATM Switch using Dynamic Link Speed Controlled Switch Architecture
研究会名(和) 交換システム; 情報ネットワ-ク; 通信方式
研究会名(英) Switching Systems Engineering; Information Networks; Communication Systems
開催年月日 1993-09-30
終了年月日 1993-10-01
会議種別コード 2
共催団体名(和)
資料番号 SSE93-69 // IN93-76 // CS93-92
抄録(和) ATM本格普及時にはサブTbit, sクラスのシステムスル-プットを実現する交換機が必要となる。本報告ではこのような大規模ATM交換機、特に小型のATM交換モジュ-ルを相互に接続しシステム規模の拡大を実現するATMモジュ-ル間結合機構を構成する大規模スイッチについてその実現性と構成法について述べる。集積度、及び消費電力の点で優位なCMOS技術をベ-スとしビットスライス技術により20Gbit/sのスル-プットを持つスイッチエレメントを現状の技術で実現できる。更に多段スイッチの構成に適した可変リンク速度ア-キテクチャを採用するATMスイッチエレメントを用いることにより、160Gbit/sクラスのスル-プットを持つ大規模ATMスイッチを構成できることを明かにした。
抄録(英) This paper describes the architecture and implementation of a 160 Gbit, s ATM switch based on CMOS LSI technology.To construct the switch,a new high-speed switch element using dynamic link speed control is proposed.Each element offers 16 2.4 Gbit/s ports and employs the parallel memory accessing technique with bit slice LSI fabrication.The switch element achieves double the throughput of conventional switch elements.Using the proposed switch elements,a 160 Gbit/s throughput large capacity ATM switching system can be realized.
収録資料名(和) 電子情報通信学会技術研究報告
収録資料の巻号 Vol.93 No.256,257,258,259,260,261
ページ開始 31
ページ終了 36
キーワード(和) CMOS LSI
キーワード(英) CMOS LSI
本文の言語 JPN
著者(和) 山田博希
著者(ヨミ) ヤマダヒロキ
著者(英) Yamada Hiroki
所属機関(和) NTT伝送システム研究所
所属機関(英) NTT Transmission Systems Loboratories
著者(和) 土井幸浩
著者(ヨミ) ドイユキヒロ
著者(英) Doi Yukihiro
所属機関(和) NTT交換システム研究所
所属機関(英) NTT Communication switching Laboratories

WWW サーバ管理者
E-mail: webmaster@ieice.org