詳細表示

No 45861
標題(和) 内部高速/衝突再送型超高速ATMスイッチ構成法
標題(英) A Very High-speed ATM Switch Architecture using A Simple Retry and Arbitration Algorithm
研究会名(和) 通信方式; 光通信システム
研究会名(英) Communication Systems; Optical Communication Systems
開催年月日 1993-05-17
終了年月日 1993-05-18
会議種別コード 2
共催団体名(和)
資料番号 CS93-31 // OCS93-7
抄録(和) Gb, sクラスの信号交換を目的とした超高速ATMスイッチ(HSRスイッチ(High-speed Statistical Retry switch))を提案する。HSRスイッチは、総バッファサイズを削減するため入出力回線毎に集中してバッファを配置し、スイッチ内部をm倍に高速化したマトリクススイッチである。衝突セルの単純再送と各入力バッファから出力バッファへの転送セル数を1セル周期に1セルとすることにより、全入力ポ-トのセルロス確率を保証する。また必要機能を上記単純セル再送アルゴリズムと各出力回線で行う上流優先の競合制御とに限定するより、クロスポイントを高々数ゲ-トで構成できるとともに超高速信号交換向けのスイッチングアルゴリズムを実現している。
抄録(英) This paper proposes a very high-speed ATM switch architecture to handle Gb, s signals,named HSR switch(High-speed Statistical Retry switch).HSR switch is a matrix-shaped switch with a concentrated buffer on each input / output line.A cell is transmitted from an input buffer m times input / output line speed.A blocked cell is repeatedly transmitted from the input buffer.However,most of one cell is allowed to be successfully transmitted from each input buffer to output buffers during one cell time slot on input line.At crosspoint,cells from an upper stream crosspoint takes a preference to be transmitted.By using these simple retry and arbitration algorithm,cell loss probability at each input buffer is assured while an arbitration circuit at a crosspoint is reduced to several gates.
収録資料名(和) 電子情報通信学会技術研究報告
収録資料の巻号 Vol.93 No.25,26,27,28
ページ開始 45
ページ終了 51
キーワード(和) トラヒック
キーワード(英) Traffic
本文の言語 JPN
著者(和) 土井幸浩
著者(ヨミ) ドイユキヒロ
著者(英) Doi Yukihiro
所属機関(和) NTT交換システム研究所
所属機関(英) NTT Communication Switching Laboratories
著者(和) 山中直明
著者(ヨミ) ヤマナカナオアキ
著者(英) Yamanaka Naoaki
所属機関(和) NTT交換システム研究所
所属機関(英) NTT Communication Switching Laboratories
著者(和) 源田浩一
著者(ヨミ) ゲンダコウイチ
著者(英) Genda Kouichi
所属機関(和) NTT交換システム研究所
所属機関(英) NTT Communication Switching Laboratories

WWW サーバ管理者
E-mail: webmaster@ieice.org