No |
41312 |
標題(和) |
マルチFPGAシステムによる通信用回路エミュレ-ションの検討 |
標題(英) |
Emulation of telecommunication circuits on multi-FPGA system |
研究会名(和) |
通信方式; ディジタル信号処理 |
研究会名(英) |
Communication Systems; Digital Signal Processing |
開催年月日 |
1993-01-21 |
終了年月日 |
1993-01-22 |
会議種別コード |
2 |
共催団体名(和) |
|
資料番号 |
CS92-83 // DSP92-83 |
抄録(和) |
高速通信用回路のような大規模かつ高速な回路のリアルタイムエミュレ-ションのための、FPGAを複数用いたマルチFPGAシステムによるリアルタイムエミュレ-ションシステムの構成と、高位設計システムを用いたリアルタイムエミュレ-ションシステム上での検証回路の設計手法について述べる。また、リアルタイムエミュレ-ションシステムのプロトタイプシステムとして試作したマルチFPGAシステムの構成について述べるとともに、高速通信回路を高位設計システムにより設計し、試作システム上で動作実験を行った結果について報告する。本実験結果は、高速通信回路のための高速なリアルタイムエミュレ-ションの実現の可能性を示している。 |
抄録(英) |
This paper describes the real time emulation system that consists of the multi-FPGA system for high speed and large scale circuits such as telecommunication circuits.A design method of emulation circuits onto the real time emulator using high level design system is also described.We manufactured the multi-FPGA system that is the prototype for the real time emulation system.We designed high speed telecommunication circuits on the manufactured multi-FPGA system using high level design system.The experimental results are reported in this paper.These results show a possibility of high speed real time emulation for telecommunication circuits. |
収録資料名(和) |
電子情報通信学会技術研究報告 |
収録資料の巻号 |
Vol.92 No.429〜432 |
ページ開始 |
49 |
ページ終了 |
56 |
キーワード(和) |
ASIC |
キーワード(英) |
ASIC |
本文の言語 |
JPN |
著者(和) |
太田直久 |
著者(ヨミ) |
オオタナオヒサ |
著者(英) |
Ohta Naohisa |
所属機関(和) |
NTT |
所属機関(英) |
NTT |
著者(和) |
中田広 |
著者(ヨミ) |
ナカダヒロシ |
著者(英) |
Nakada Hiroshi |
所属機関(和) |
NTT |
所属機関(英) |
NTT |
著者(和) |
筒井章博 |
著者(ヨミ) |
ツツイアキヒロ |
著者(英) |
Tsutsui Akihiro |
所属機関(和) |
NTT |
所属機関(英) |
NTT |
著者(和) |
山田一久 |
著者(ヨミ) |
ヤマダカズヒサ |
著者(英) |
Yamada Kazuhisa |
所属機関(和) |
NTT |
所属機関(英) |
NTT |