詳細表示

No 28637
標題(和) 2ポ-トRAMを用いた異速度VC混在クロスコネクトスイッチLSI
標題(英) Multi-speed digital cross-connect switch LSI using two-port RAMs
研究会名(和) 通信方式
研究会名(英) Communication Systems
開催年月日 1990-10-18
終了年月日 1990-10-19
会議種別コード 2
共催団体名(和)
資料番号 CS90-49
抄録(和) CCITTで標準化された新同期ハイアラキ(SDH)では、VC-11、VC-12、VC-2、VC-3などのバ-チャルコンテナを混在して多重化することができる。本稿では、新たに開発したSDH用の多元クロスコネクト用LSI(SDH TSW LSI)の概要を述べている。本LSIでは、デ-タメモリにオンチップ2ポ-トRAMを用い、スイッチング周期をバ-チャルコンテナの種類に応じて可変制御する周期可変メモリブロック切替方式により多元速度スイッチングを実現している。このLSIを用いて、種々の速度のバ-チャコンテナを混在してクロスコネクトする多元クロスコネクトを構成できる。
抄録(英)
収録資料名(和) 電子情報通信学会技術研究報告
収録資料の巻号 Vol.90 No.246,247
ページ開始 25
ページ終了 30
キーワード(和) 時間スイッチLSI
キーワード(英) Time Switch LSI
本文の言語 JPN
著者(和) 竹田賢二
著者(ヨミ) タケダケンジ
著者(英) Takeda Kenji
所属機関(和) 日立通信システム
所属機関(英) Hitachi Communication Systems
著者(和) 菅野忠行
著者(ヨミ) カンノタダユキ
著者(英) Kanno Tadayuki
所属機関(和) 日立製作所
所属機関(英) Hitachi
著者(和) 高取正浩
著者(ヨミ) タカトリマサヒロ
著者(英) Takatori Masahiro
所属機関(和) 日立製作所
所属機関(英) Hitachi
著者(和) 中野幸男
著者(ヨミ) ナカノユキオ
著者(英) Nakano Yukio
所属機関(和) 日立製作所
所属機関(英) Hitachi

WWW サーバ管理者
E-mail: webmaster@ieice.org