詳細表示

No 260217
標題(和) 低遅延レイヤ2スイッチにおける自律型Time Aware ShaperのFPGA試作
標題(英) FPGA prototype of autonomous Time Aware Shaper for low-latency layer 2 switch
研究会名(和) 通信方式, コミュニケーションクオリティ
研究会名(英) Communication Systems, Communication Quality
開催年月日 2019-04-18
終了年月日 2019-04-19
会議種別コード 5
共催団体名(和)
資料番号 CS2019-5
抄録(和) 第五世代移動通信システム(5G)では、ネットワークの効率的な利用のため、モバイルフロントホール(MFH)のレイヤ2 ネットワークへの統合が検討されている。しかし、MFH トラヒックは遅延にセンシティブなため、パケットネットワークにおいて低遅延を実現できるIEEE802.1-Time Sensitive Networking(TSN)などの技術が注目されている。我々は、TSN の一つであるIEEE802.1Qbv 方式(Time Aware Shaper :TAS)に着目し、同方式の運用上の課題を解決するIntelligent TAS(iTAS)方式を考案し、ソフトウェア試作による原理検証などを行ってきた。今回、本方式の一部をFPGA 実装することにより従来比1000 倍の制御粒度を実現し、実際のMFH 環境における適用可能性を示した
抄録(英) In 5th Generation mobile communication, it is considered that Mobile Front Haul (MFH) network is integrated to Layer 2 network because of network efficiency. However, in such a network, MFH traffic may be influenced by other traffic in point of delay. As MFH traffic is delay-sensitive, IEEE802.1-Time Sensitive Networking (TSN) is paid attention because it may achieve low latency communication in packet network. In this paper, we focus on IEEE802.1Qbv (Time Aware Shaper : TAS) which is one of the queueing architecture of TSN. We have proposed the autonomous TAS method called intelligent TAS (iTAS) which could solve the operational problem previously, and have verified the principle of iTAS by using software prototype. In this paper, we implement a part of iTAS function to FPGA and achieve 1000 times more granularity\r\nimprovement. This result shows that our method can be applied to actual MFH environment.
収録資料名(和) 電子情報通信学会技術研究報告
収録資料の巻号 Vol.119, No.6
ページ開始 25
ページ終了 30
キーワード(和) 低遅延,レイヤ2 スイッチ,IEEE802.1TSN,IEEE802.1Qbv,iTAS,モバイルフロントホール
キーワード(英) Low-latency,Layer 2 switch,IEEE802.1 TSN,IEEE802.1Qbv,iTAS,Mobile Front Haul
本文の言語 JPN
著者(和) 西村和人
著者(ヨミ) ニシムラ カズト
著者(英) Kazuto Nishimura
所属機関(和) 富士通株式会社
所属機関(英) Fujitsu LTD
著者(和) 廣田正樹
著者(ヨミ) ヒロタ マサキ
著者(英) Masaki Hirota
所属機関(和) 富士通株式会社
所属機関(英) Fujitsu LTD
著者(和) 寺原隆文
著者(ヨミ) テラハラ タカフミ
著者(英) Takafumi Terahara
所属機関(和) 富士通株式会社
所属機関(英) Fujitsu LTD
著者(和) 松井秀樹
著者(ヨミ) マツイ ヒデキ
著者(英) Hideki Matsui
所属機関(和) 富士通株式会社
所属機関(英) Fujitsu LTD

WWW サーバ管理者
E-mail: webmaster@ieice.org