詳細表示

No 247893
標題(和) ハード・ソフト連携QoS制御アーキテクチャの性能評価
標題(英) Performance Evaluation of QoS Scheduling Architecture by the Coordination of Hardware and Software
研究会名(和) 通信方式, コミュニケーションクオリティ
研究会名(英) CommunicationSystems, CommunicationQuality
開催年月日 2017-04-20
終了年月日 2017-04-21
会議種別コード 5
共催団体名(和)
資料番号 CS2017-1
抄録(和) 近年のCPU性能向上やマルチコア・マルチスレッド化の進展によりネットワーク機能のソフトウェア化が進んでいるが、QoS制御のような複雑なアルゴリズムを伴うネットワーク機能を、400Gイーサネットのような超高速インタフェースにおいてフルワイヤレートで提供することは未だ困難である。そこで我々は、全てをソフトウェアで制御するのではなく、ハードウェアとソフトウェアが連携してQoS制御を行うアーキテクチャを検討/提案してきた。本稿では、提案アーキテクチャを実用化するための検討と、プロトタイプによる性能評価結果を示し、提案アーキテクチャの有効性を実証する。
抄録(英) Recent improvements of CPU performance and multi-core/multi-thread processing are driving forward the network softwarization. But it’s still difficult to provide network functions with complicated algorithm like QoS scheduling at full wire rate in ultra-high speed interfaces such as 400 Gbit Ethernet by software. So we have proposed the QoS scheduling architecture by the coordination of hardware and software, rather than controlling everything by software. In this paper, we describe the further study for practical use of our architecture and the performance evaluation result by the prototype system, and we prove the effectiveness of our proposed architecture.
収録資料名(和) 電子情報通信学会技術研究報告
収録資料の巻号 Vol.117, No.4
ページ開始 1
ページ終了 6
キーワード(和) QoS制御,ソフトウェア化,400Gイーサネット,ハード・ソフト連携
キーワード(英) QoS Scheduling,Softwarization,400Gbit Ethernet,Coordination of Hardware and Software
本文の言語 JPN
著者(和) 北田敦史
著者(ヨミ) キタダ アツシ
著者(英) Atsushi Kitada
所属機関(和) 株式会社富士通研究所
所属機関(英) Fujitsu Laboratories LTD.
著者(和) 西村和人
著者(ヨミ) ニシムラ カズト
著者(英) Kazuto Nishimura
所属機関(和) 株式会社富士通研究所
所属機関(英) Fujitsu Laboratories LTD.
著者(和) 朝永博
著者(ヨミ) トモナガ ヒロシ
著者(英) Hiroshi Tomonaga
所属機関(和) 株式会社富士通研究所
所属機関(英) Fujitsu Laboratories LTD.

WWW サーバ管理者
E-mail: webmaster@ieice.org