詳細表示

No 23872
標題(和) ディジタル・ル-ププリセット形高速周波数シンセサイザ-
標題(英) Digital Loop-preset frequency synthesizer for high-speed frequency switching
研究会名(和) 回路とシステム; 通信方式; ディジタル信号処理
研究会名(英) Circuits and Systems; Communication Systems; Digital Signal Processing
開催年月日 1990-03-26
終了年月日 1990-03-27
会議種別コード 2
共催団体名(和) 電気学会
資料番号 CAS89-167 // CS89-127 // DSP89-66
抄録(和) 本報告は移動通信用の無線装置に使用する局部発振用周波数シンセサイザに関するものであり、特に高速の周波数切換を可能にするシンセサイザの構成法としてディジタル・ル-ププリセット形高速周波数シンセサイザ(DLPS)を提案し、その解析結果と実験結果について述べる。DLPSはD-A変換器、A-D変換器、リセッタブルプリスケ-ラ等を含むディジタル・ル-プリセット(DLP)回路と位相同期ル-プ(PLL)回路から構成される。周波数切換時にDLP回路はPLL回路の周波数と位相をプリセットする。DLPSを1.5GHz帯で試作した結果、従来のPLL周波数シンセサイザに比べて周波数切換時間を約2桁短縮できた。
抄録(英) A new high-speed frequency switching PLL synthesizer which employs digital loop-preset(DLP)technique is presented for mobile radio equipments. Its DLP function is realized by using a digital to analog converter(DAC),an analog fo digital converter(ADC)and a resettable prescaler. These rapidly perset the PLL to a new frequency. The frequency switcthig time is analyzed according to DAC preset voltage crror and prescaler preset phase error.The 1.5GHz-band digital loop-preset frequency synthesizer is demonstrated to achieve a switching time of less than 1ms. This switching time value is about 1, 100th that for conventional PLL frequency synthesizers.
収録資料名(和) 電子情報通信学会技術研究報告
収録資料の巻号 Vol.89 No.474,475 Vol.85 No.476,477 Vol.89 No.478,479
ページ開始 87
ページ終了 93
キーワード(和) 周波数ホッピング
キーワード(英) frquency hopped communication
本文の言語 JPN
著者(和) 斉藤茂樹
著者(ヨミ) サイトウシゲキ
著者(英) Saito Sigeki
所属機関(和) NTT無線システム研究所
所属機関(英) NTT Radio Communication Systems Laboratories
著者(和) 山尾泰
著者(ヨミ) ヤマオヤスシ
著者(英) Yamao Yasushi
所属機関(和) NTT無線システム研究所
所属機関(英) NTT Radio Communication Systems Laboratories
著者(和) 垂澤芳明
著者(ヨミ) タルサワヨシアキ
著者(英) Tarusawa Yoshiki
所属機関(和) NTT無線システム研究所
所属機関(英) NTT Radio Communication Systems Laboratories

WWW サーバ管理者
E-mail: webmaster@ieice.org