詳細表示

No 207381
標題(和) 大容量低遅延DMA転送方式の提案
標題(英) Proposal of the High-Throughput and Low-Latency DMA
研究会名(和) 通信方式, 信号処理, 回路とシステム
研究会名(英) Communication Systems, Signal Processing, Circuits and Systems
開催年月日 2011-03-03
終了年月日 2011-03-04
会議種別コード 5
共催団体名(和)
資料番号 CAS2010-105, SIP2010-121, CS2010-75
抄録(和) 産業用コントローラでは,CPUの演算性能を発揮するため,CPUからのアクセス性能の高い主記憶まで,通信データを通信インターフェースから転送するDMA転送が必要となっている.そして,DMA転送の転送遅延は,コントローラの制御性能に直結するため,その短縮が課題となっている.本課題を解決するために,転送データを異なるサイズに分割することで,転送遅延を削減する新たなDMA転送方式を提案し,その効果を示す.
抄録(英) It is necessary for Industrial Controller to transfer data by DMA (Direct Memory Access) between the memory with high access performance from CPU and the communication interface because of CPU’s performance. And there is a problem of reducing the latency of DMA because it concerns directly controller’s performance. To solve this problem, I propose new DMA that can reduce the latency by dividing the transmit data into a different size, and show the effect.
収録資料名(和) 電子情報通信学会技術研究報告
収録資料の巻号 Vol.110, No.439,440,441
ページ開始 19
ページ終了 24
キーワード(和) DMA,Direct Memory Access,シリアル通信
キーワード(英) DMA,Direct Memory Access,Serial Communication
本文の言語 JPN
著者(和) 辻村達徳
著者(ヨミ) ツジムラ タツノリ
著者(英) Tatsunori Tsujimura
所属機関(和) 三菱電機株式会社
所属機関(英) Mitsubishi Electric Corporation

WWW サーバ管理者
E-mail: webmaster@ieice.org