No |
200500 |
標題(和) |
フィードフォワード誤差補償を用いたCMOSアナログ乗算器の線形性向上 |
標題(英) |
Improvement of Linearity of CMOS Analog Multiplier using Feed-Forward Error Correction |
研究会名(和) |
信号処理, 回路とシステム, 通信方式 |
研究会名(英) |
Signal Processing, Circuits and Systems, Communication Systems |
開催年月日 |
2010-03-01 |
終了年月日 |
2010-03-02 |
会議種別コード |
5 |
共催団体名(和) |
|
資料番号 |
CAS2009-138, SIP2009-183, CS2009-133 |
抄録(和) |
アナログ乗算器は,各種アナログ演算回路の中でも重要な機能ブロックであり,さまざまなシステムに用いられる重要な回路であるが,入力電圧が大きくなると出力が歪んでしまい,乗算器としての機能が果たせなくなるという問題がある.この問題を解決するため,フィードフォワード補償を用いた線形化の手法をアナログ乗算器に取り入れ,入出力の線形性の向上を図った.さらに,全体のCMOS回路化を目指し,各部回路の設計を行った.設計の結果,線形入力範囲の拡大が可能という見通しを得た. |
抄録(英) |
Analog multiplier is an important function block, and used in various systems. However, high input voltage causes improper working as a multiplier because of the distortion of output voltage. We improve the linearity of input and output by bringing in a method of linearization using feed-forward compensation to an analog multiplier. In addition, each circuits are designed to make the whole circuits by CMOS. Design results make a vision that the expansion of linear input range is possible. |
収録資料名(和) |
電子情報通信学会技術研究報告 |
収録資料の巻号 |
Vol.109, No.434,435,436 |
ページ開始 |
285 |
ページ終了 |
290 |
キーワード(和) |
アナログ乗算器,フィードフォワード,線形性 |
キーワード(英) |
analog multiplier,feed-forward,linearity |
本文の言語 |
JPN |
著者(和) |
間渕泰明 |
著者(ヨミ) |
マブチ ヤスアキ |
著者(英) |
Yasuaki Mabuchi |
所属機関(和) |
東京理科大学 |
所属機関(英) |
Tokyo University of Science |
著者(和) |
楳田洋太郎 |
著者(ヨミ) |
ウメダ ヨウタロウ |
著者(英) |
Yohtaro Umeda |
所属機関(和) |
東京理科大学 |
所属機関(英) |
Tokyo University of Science |
著者(和) |
田久修 |
著者(ヨミ) |
タキュウ オサム |
著者(英) |
Osamu Takyu |
所属機関(和) |
東京理科大学 |
所属機関(英) |
Tokyo University of Science |