詳細表示

No 200453
標題(和) 演算命令のクラスタリングに基づくバイパスアーキテクチャ向けコード最適化手法の改良
標題(英) Preprocessing Method based on Operation Instruction Clustering of Code Optimization for a Processor Architecture with Bypass Chain
研究会名(和) 信号処理, 回路とシステム, 通信方式
研究会名(英) Signal Processing, Circuits and Systems, Communication Systems
開催年月日 2010-03-01
終了年月日 2010-03-02
会議種別コード 5
共催団体名(和)
資料番号 CAS2009-108, SIP2009-153, CS2009-103
抄録(和) 近年、プロセッサの技術進歩に伴い、消費電力の増加が大きな問題となってきている。消費電力の中でも、プロセッサとレジスタとの通信電力が比較的高い割合を占めている。これを削減するために、バイパス構造をもつアーキテクチャ、及びこのアーキテクチャを効率よく使用するためのDFGを利用したスケジューリング方法が提案されている。本稿では、このスケジューリング方法で使用されているDFGを、命令のクラスタリングを利用して再構成することで、スケジューリング方法を改善する方法について提案する。提案方法を使用することで、スケジューリングが適応できるプログラムが増加した。
抄録(英) For a processor with a bypass chain, a novel code optimization method based on data flow graph (DFG) form is discussed. In order to utilize the bypass chain effectively, a post-pass code rescheduling method for a given DFG has been presented. There exist, however, large numbers of equivalent DFGs of alternative computational orders. In this article, a preprocessing method based on a clustering technique for associative and commutative operations is discussed, so that an equivalent DFG of lower parallelism is derived. The proposed method is applied to the existing code optimization method, and the results derived for several example programs show its effectiveness.
収録資料名(和) 電子情報通信学会技術研究報告
収録資料の巻号 Vol.109, No.434,435,436
ページ開始 173
ページ終了 178
キーワード(和) バイパスアーキテクチャ,コード最適化,低消費電力
キーワード(英) Processor with Bypass network,Code Optimization,Low Power Consumption
本文の言語 JPN
著者(和) 鎌田裕基
著者(ヨミ) カマダ ユウキ
著者(英) Yuki Kamada
所属機関(和) 東京工業大学
所属機関(英) Tokyou Institute of Technology
著者(和) 庄司俊寛
著者(ヨミ) ショウジ トシヒロ
著者(英) Toshihiro Shoji
所属機関(和) 東京工業大学
所属機関(英) Tokyou Institute of Technology
著者(和) 田金
著者(ヨミ) デン キン
著者(英) Jin Tian
所属機関(和) 東京工業大学
所属機関(英) Tokyou Institute of Technology
著者(和) 杉野暢彦
著者(ヨミ) スギノ ノブヒコ
著者(英) Nobuhiko Sugino
所属機関(和) 東京工業大学
所属機関(英) Tokyou Institute of Technology

WWW サーバ管理者
E-mail: webmaster@ieice.org