詳細表示

No 187669
標題(和) [ポスター講演]不感帯防止位相比較回路を用いた低消費電力PLL
標題(英) [Poster Presentation] A Low Power PLL with a Phase Detection Techinique reducing Dead Zone
研究会名(和) 通信方式, 信号処理, 回路とシステム
研究会名(英) Communication Systems, Signal Processing, Circuits and Systems
開催年月日 2008-03-06
終了年月日 2008-03-07
会議種別コード 5
共催団体名(和)
資料番号 CAS2007-147, SIP2007-222, CS2007-112
抄録(和)
抄録(英)
収録資料名(和) 電子情報通信学会技術研究報告
収録資料の巻号 Vol.107, No.527,529,531
ページ開始 101
ページ終了 102
キーワード(和)
キーワード(英)
本文の言語 JPN
著者(和) 崔明秀
著者(ヨミ)
著者(英) Akihide Sai
所属機関(和) 株式会社 東芝
所属機関(英) Toshiba Corporation
著者(和) 小林由佳
著者(ヨミ)
著者(英) Yuka Kobayashi
所属機関(和) 東京工業大学
所属機関(英) Tokyo Institute of Technology
著者(和) 板倉哲朗
著者(ヨミ)
著者(英) Tetsuro Itakura
所属機関(和) 株式会社 東芝
所属機関(英) Toshiba Corporation

WWW サーバ管理者
E-mail: webmaster@ieice.org