詳細表示

No 134059
標題(和) 再ルーティング型多段接続網による大容量パケットスイッチにおけるLSIへの実装に適した回路構成方式の検討
標題(英) A study on a configuration of high capacity packet switch based on deflection routing multistage network appropriate for implementation on LSI chip
研究会名(和) ネットワークシステム, 情報ネットワーク, 通信方式
研究会名(英) Network Systems, Information Networks, Communication Systems
開催年月日 2001-09-13
終了年月日 2001-09-14
会議種別コード 2
共催団体名(和)
資料番号 NS2001-117,IN2001-81,CS2001-78
抄録(和) 1〜10テラビット/秒の容量をもつ将来の大容量ルータのためのスイッチファブリックの実現方法として、多段接続網により数千ポートの入出カポート対を扱う手法が考えられる。しかし従来の多段接続網方式の多くは固定長パケットスイッチングを対象として提案されており、回路設計を含めたIPパケットスイッチングヘの最適化の検討はほとんど行われていない。筆者らは、IPパケットのための多段接続スイッチとして既に提案している再ルーティングと最短経路ルーティングの原理に基づくスイッチについて、回路構成方式を提案する。提案方式についてシミュレーションによる評価および回路設計を行い、この結果をもとに、64×64のサイズのスイッチをLSIに納めLSIを多段接続して4000ポート程度を扱うスイッチファブリックを実現する見通しについて示す。
抄録(英) We have proposed a switch of deflection routing and shortest path routing multistage network for high capacity switch fabric handling thousands of input ports and output ports for terabit IP router. It is called ring shuffle pattern switch. In this paper, a configuration of circuits of ring shuffle pattern switch is examined, and two proposals are described. The first proposal is a new packet scheduling method of a switch element working efficiently for variable length packet switching. The second proposal is a new input port connection pattern in multistage network to improve switch element utilization compared with conventional methods. For the proposed method, packet loss rate performance is evaluated by simulation, and circuit of 8×8 switch element is designed for FPGA. With these results, a perspective that 64 x 64 switch is implemented on one LSI chip is shown.
収録資料名(和) 電子情報通信学会技術研究報告
収録資料の巻号 Vol.101 No.287, Vol.101 No.289, Vol.101 No.291
ページ開始 37
ページ終了 42
キーワード(和) スイッチファブリック
キーワード(英) Switch fabric
本文の言語 ENG
著者(和) 齊藤忠夫
著者(ヨミ) サイトウタダオ
著者(英) Saito Tadao
所属機関(和) 中央大学理工学部
所属機関(英) Faculty of Science and Engineering, Chuo University
著者(和) 相田仁
著者(ヨミ) アイダヒトシ
著者(英) Aida Hitoshi
所属機関(和) 東京大学大学院新領域創成科学研究科
所属機関(英) Graduate School of Frontier Sciences, The University of Tokyo
著者(和) グエンホアイソン
著者(ヨミ) グエンホアイソン
著者(英) Nguyen Hoaison
所属機関(和) 東京大学大学院工学系研究科
所属機関(英) Graduate School of Engineering, The University of Tokyo
著者(和) 森野博章
著者(ヨミ) モリノヒロアキ
著者(英) Morino Hiroaki
所属機関(和) 中央大学研究開発機構
所属機関(英) Research and Development Initiative, Chuo University

WWW サーバ管理者
E-mail: webmaster@ieice.org