詳細表示

No 126961
標題(和) 複数の遅延規格値が混在する網における遅延制御の一方式
標題(英) A Delay Control Method in a Network with Multiple Delay QoS
研究会名(和) 通信方式, 画像工学
研究会名(英) Communication Systems, Image Engineering
開催年月日 2000-12-14
終了年月日 2000-12-15
会議種別コード 2
共催団体名(和) 情報処理学会
資料番号 CS2000-115,IE2000-125
抄録(和) ATMスイッチでは、一般に競合制御のため、内部のバッファにおいて待ち合わせを行なう。その際に生じる交換遅延は、多段接続のATMスイッチになると、累積し大きな値になる場合がある。本稿では、遅延の規格値(許容される遅延の最大値)が異なる複数のサービスが混在する網において、スイッチ形式を入出力バッファ型とし、スイッチ内経過時間が遅延の規格値に近いものほど優先度が高い処理を行なうBuffer制御形態(EDD Buffer:Earliest Due Date Buffer)を用いて、シミュレーションによりその性能を評価する。
抄録(英) This paper presents the performance of cell delay reduction control using the EDD buffer switch in a network with multiple delay QoS. The EDD buffer controls cell transfer based on the difference between the prescribed delay requirement and elapsed time in the switch for each cell. The simulation results include average delay, delay variance, 99.9% delay, and critical load. The authors reveal that the proposed control method enables to increase critical loads where the specified delay QoSs are satisfied.
収録資料名(和) 電子情報通信学会技術研究報告
収録資料の巻号 Vol.100 No.499〜502
ページ開始 31
ページ終了 36
キーワード(和) 臨界負荷
キーワード(英) Critical load
本文の言語 JPN
著者(和) 北見徳廣
著者(ヨミ) キタミトクヒロ
著者(英) Kitami Tokuhiro
所属機関(和) 明治大学理工学部電子通信工学科
所属機関(英) Department of Electronics and Communications, School of Science and Technology, Meiji University
著者(和) 川原山和浩
著者(ヨミ) カワハラヤマカズヒロ
著者(英) Kawaharayama Kazuhiro
所属機関(和) 明治大学理工学部電子通信工学科
所属機関(英) Department of Electronics and Communications, School of Science and Technology, Meiji University

WWW サーバ管理者
E-mail: webmaster@ieice.org