No |
107031 |
標題(和) |
バス消費電力を削減するスケジューリングと概略配置手法 |
標題(英) |
Scheduling and Allocation for Bus Power Consumption Reduction |
研究会名(和) |
回路とシステム, ディジタル信号処理, 通信方式 |
研究会名(英) |
Circuits and Systems, Digital Signal Processing, Communication Systems |
開催年月日 |
1999-03-08 |
終了年月日 |
1999-03-09 |
会議種別コード |
2 |
共催団体名(和) |
|
資料番号 |
CAS98−101, DSP98−191, CS98−154 |
抄録(和) |
LSIチップ内のデータバスは容量を形成するので,データバスを用いた通信の際はバスの充放電のため電力を消費する.データバスをデータ通信に必要最短の長さにスイッチにより切断することで実質的な容量を低減し,バス消費電力を削減できる.本研究では,データ通信は演算器とレジスタといった素子間で行われるとして,素子の配置の工夫によるバス長最短化手怯を検討する.素子間データ通信は演算の演算器割り当ておよびデータのレジスタ割り当てに依存し,これら割り当ては演算のスケジュールに依存する.そこで,バス消費電力最小化を目指したスケジューリングと素子割り当て手法を提案する. |
抄録(英) |
In order to charge or discharge capacitance of data buses on LSIs, data communication using data buses consumes electric power. By cutting data buses to the minimum length needed for a particular data communication, the capacitance is minimized and therefore power consumption by driving data busses can be reduced. In this paper we propose an allocation method of elements, such as processing units and registers, by which the total sum of bus lengths needed for data communications is minimized. Data communication between elemenets depends on the assignment of operations to processing units and data intervals to registers, and the assignment depends on the scheduling of operations. We also propose a scheduling method to further minimize the total bus length. |
収録資料名(和) |
電子情報通信学会技術研究報告 |
収録資料の巻号 |
Vol.98 No.646, 647, 648, 649, 650, 651 |
ページ開始 |
25 |
ページ終了 |
32 |
キーワード(和) |
配置 |
キーワード(英) |
allocation |
本文の言語 |
JPN |
著者(和) |
伊藤和人 |
著者(ヨミ) |
イトウカズヒト |
著者(英) |
Ito Kazuhito |
所属機関(和) |
埼玉大学 |
所属機関(英) |
Saitama University |
著者(和) |
大橋勝仁 |
著者(ヨミ) |
オオハシカツヒト |
著者(英) |
Oohashi Katsuhito |
所属機関(和) |
埼玉大学 |
所属機関(英) |
Saitama University |